Skip navigation
Please use this identifier to cite or link to this item: http://repositorio.unb.br/handle/10482/1992
Files in This Item:
File Description SizeFormat 
Dissert_DinoMacedoAmaral.pdf1,22 MBAdobe PDFView/Open
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorRomariz, Alexandre Ricardo Soares-
dc.contributor.authorAmaral, Dino Macedo-
dc.date.accessioned2009-10-19T14:18:24Z-
dc.date.available2009-10-19T14:18:24Z-
dc.date.issued2008-02-22-
dc.date.submitted2008-02-22-
dc.identifier.citationAMARAL, Dino Macedo. Análise de desempenho de topologias de redes em chip (NoC). 2008. 99 f. Dissertação (Mestrado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2008.en
dc.identifier.urihttp://repositorio.unb.br/handle/10482/1992-
dc.descriptionDissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2008.en
dc.description.abstractA necessidade de atender as demandas existentes no mercado de microeletrônica tem levado os projetistas a compactar um grande número de blocos IP’s, o que produz uma diversidade enorme em suas funcionalidades. Do ponto de vista prático, a distribuição destes blocos IP’s torna-se um problema devido aos problemas físicos como alta impiedância devido ao número de fios que os interligam, o gasto de energia para manter todos os blocos IP’s se comunicando, e uma ocupação otimizado da área do chip. Para ajudar os projetistas de SoC, os conceitos usado em rede de computadores têm sido a principal fonte para apontar a uma solução possível para estas situações. Este documento mostra os resultados apresentados usando o gpNoCsim [18] e o modelo analítico mostrado em [12], o que pode ajudar os projetistas de NoC encontrar possíveis gargalos quando for trabalhar com NoCs. ________________________________________________________________________________________ ABSTRACTen
dc.description.abstractThe need to meet the existing demands in the microeletronic market has prompted designers to compact a big number of IP blocks in a small silicon area. From the pratical point of view, the distribuition of these IP blocks becomes a issue due to physical issues like high impedance caused by the number of wires that interconncet them, the power consupmtion to keep all IP blocks comunicating. An optimized occupation of the whole space used by the chip. In order to help the SoC designers , the concepts used in networking have been the main source to point out a possible solution for these situations. This paper shows the results of a benchmarck using gpNoCsim [18], which can help the NoC designers to find the bottlenecks when working with NoCs.en
dc.language.isoPortuguêsen
dc.rightsAcesso Abertoen
dc.titleAnálise de desempenho de topologias de redes em chip (NoC)en
dc.typeDissertaçãoen
dc.subject.keywordCircuitos eletrônicosen
dc.subject.keywordMicroeletrônicaen
dc.subject.keywordRoteadores (rede de computadores)en
dc.subject.keywordAnálise de redes (Planejamento)en
dc.location.countryBRAen
dc.identifier.doihttp://dx.doi.org/10.26512/2008.02.D.1992-
dc.description.unidadeFaculdade de Tecnologia (FT)pt_BR
dc.description.unidadeDepartamento de Engenharia Elétrica (FT ENE)pt_BR
dc.description.ppgPrograma de Pós-Graduação em Engenharia Elétricapt_BR
Appears in Collections:Teses, dissertações e produtos pós-doutorado

Show simple item record " class="statisticsLink btn btn-primary" href="/handle/10482/1992/statistics">



Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.