Campo DC | Valor | Idioma |
dc.contributor.advisor | Costa, José Camargo da | - |
dc.contributor.author | Madureira, Heider Marconi Guedes | - |
dc.date.accessioned | 2012-03-20T13:08:46Z | - |
dc.date.available | 2012-03-20T13:08:46Z | - |
dc.date.issued | 2012-03-20 | - |
dc.date.submitted | 2011-11 | - |
dc.identifier.citation | MADUREIRA, Heider Marconi Guedes. Modelagem em alto nível do consumo de energia para sistema em chip em redes de sensores sem fio. 2011. vi, 78 f. Dissertação(Mestrado em Engenharia Elétrica)—Universidade de Brasília, Brasília, 2011. | en |
dc.identifier.uri | http://repositorio.unb.br/handle/10482/10116 | - |
dc.description | Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2011. | en |
dc.description.abstract | Este trabalho apresenta a modelagem em nível de transações (TLM) do consumo de energia de um sistema em chip (SoC) para aplicação em redes de sensores sem fio. Os modelos desenvolvidos permitem a execução de software embarcado desenvolvido para o
SoC em uma plataforma virtual tornando possível co-projeto hardware/software. A
estratégia de modelagem descrita permite avaliar tanto o consumo de energia de cada
componente de hardware dos nós quanto o consumo total de cada nó. O desenvolvimento do projeto foi realizado usando a linguagem de descrição de hardware SystemC em nível de transações. Foram desenvolvidos estudos de caso que o SoC isolado executa o algoritmo de criptografia AES, uma rede de sensores sem fio em estrela e uma rede de sensores sem fio com multihopping.Os resultados mostram a viabilidade de usar modelagem em alto nível para estimativa de consumo de energia e projeto de redes de sensores sem fio. ______________________________________________________________________________ ABSTRACT | en |
dc.description.abstract | This work describes the transction-level modeling of the energy consumption of a system on chip (SoC) for wireless sensor networks applications. The developed models allow the execution of the embedded software designed for the SoC in a virtual platform enabling hardware/software co-design. The modeling strategy described here allow the estimation of the energy consumption of each node’s hardware component as well as the total node consumption. The design was made using the hardware description language SystemC in transactionlevel. Case studies presenting an isolated SoC running the AES cryptography algorithm, a wireless sensor network in star topology and a wireless sensor network with multihop. The results show the viability of using high level modeling to estimate energy consumption and
design wireless sensor networks. | en |
dc.language.iso | Português | en |
dc.rights | Acesso Aberto | en |
dc.title | Modelagem em alto nível do consumo de energia para sistema em chip em redes de sensores sem fio | en |
dc.title.alternative | High level modeling of energy consumption of system on chip in wireless sensor networks | en |
dc.type | Dissertação | en |
dc.subject.keyword | Sistemas eletrônicos | en |
dc.subject.keyword | Cartões inteligentes | en |
dc.subject.keyword | Aparelhos e materiais eletrônicos | en |
dc.description.unidade | Faculdade de Tecnologia (FT) | pt_BR |
dc.description.unidade | Departamento de Engenharia Elétrica (FT ENE) | pt_BR |
dc.description.ppg | Programa de Pós-Graduação em Engenharia Elétrica | pt_BR |
Aparece nas coleções: | Teses, dissertações e produtos pós-doutorado
|